����M051ϵ�І�Ƭ�C��M052LDN
M051��Cortex™-M0 32λ������ϵ���������c�錒늉���������2.5V��5.5V�c-40�� ~ 105�湤���ض�����(n��i)��22.1184 MHz�߾���RC����(��1%���_�ȣ�25�� 5V)������(n��i)��Data Flash��Ƿ���z�y���S����߅�����϶�N��M���Ђ�ݔ�ӿڡ��߿��ɔ_����(8KV ESD/4KV EFT)��֧���ھ�ϵ�y(t��ng)����(ISP)���ھ��·����(ICP)�c�ھ����ó������(IAP)���ṩ���b��QFN33�cLQFP48��
�����I�� :
�T��ϵ�y(t��ng)/���������ضȂ����O�䡢ֱ���oˢ�R�_���õȵ�
�P�I���� :
��(n��i)��(Core) - Cortex?-M0 32λ̎���� - �����l�ʿ��_ 50 MHz - ����늉�:2.5V to 5.5V - �����ض�:-40�� ~ 105�� ��(n��i)��(Memory) - 8 KB���ó��� - ��(n��i)Ƕ4 KB SRAM - ��(n��i)Ƕ4 KB Data Flash - �ھ�ϵ�y(t��ng)����ISP(In-System Programming) - �ھ��·����ICP(In-Circuit Programming) - �ھ����ó������IAP(In-Application Programming) ģ�M�D(zhu��n)��(sh��)���D(zhu��n)�Q��(ADC) - �ṩ5ͨ�� - 12λ�ֱ��� - ÿ��ɘ��ʿ��_800 kSPS - PWMݔ�������|�l(f��)A/D�D(zhu��n)�Q - �ṩ�`���1��ضȂ����� | �}�������{(di��o)׃(PWM) - ���5ͨ��PWMݔ�� - PWM�r�g�c���ڿ��|�l(f��)A/D�D(zhu��n)�Q ͨӍ�ӿ�(Connectivity) - �ṩ���1�MSPI(���_36 MHz) - �ṩ���2�MI2C(���_ 400 kHz) - �ṩ���2�MUART - �ṩһ�M16/8λ��U�ӿ�(EBI) �r犿���(Clock control) - �ⲿ����4 to 24 MHz - ��(n��i)��22.1184 MHz�߾���RC����������5V�¡�1%�`�� |

����admin ����ĕr�g��2018-05-09